基于AT89C51的数字时钟设计

上传:zqxxyy415 浏览: 37 推荐: 0 文件:RAR 大小:332.74KB 上传时间:2019-09-22 09:18:55 版权申诉
单片机课程设计,是基于AT89C51单片机,有仿真电路图,以及用visio画的流程图。
上传资源
用户评论

oppression5819 2019-09-22 09:18:55

很全很详细的资料。感谢分享。

aideyoulin 2019-09-22 09:18:55

还不错,有用。

相关推荐
基于AT89C51数字时钟设计
基于单片机的简易数字时钟的设计protues仿真程序代码直接可以用,无修改……
RAR
0B
2019-04-27 07:40
基于AT89C51单片机数字时钟设计
在现代高速发展的社会中,时钟在生活中的应用显得日趋重要,人们对时间的需求已经不能通过传统的机械时钟或者电子时钟来实现。为了跟上时代的步伐,本文详细介绍了通过AT89C51单片机来控制的数字时钟,在AT
PDF
1.42MB
2021-01-31 15:30
基于AT89C51数字时钟设计过程与仿真
本作品采用由atmel公司AT89C51单片机,以汇编语言为程序设计基础。通过项目的形式来设计一个用四位数码管显示带小数点分,秒的时钟
PDF
0B
2019-07-05 04:17
AT89C51数字时钟设计教程
压缩包包含以下完整内容:1、数字时钟仿真图2、电路原理图3、课程设计报告4、AT89C51源代码。本课程设计基于AT89C51单片机,旨在实现数字时钟功能。仿真图展示了电路工作的模拟结果,电路原理图解
zip
1.98MB
2023-11-28 02:47
基于AT89C51芯片制作数字时钟
希望对你蛮有用,希望能够帮助你们,我也希望你们的帮助
DOC
0B
2019-07-11 02:55
AT89C51数字时钟
基于AT89C51单片机八位数码管显示数字时钟,有时钟、闹钟及日历功能
RAR
0B
2019-01-11 14:53
基于VHDL数字时钟设计
这是vhdl设计数字时钟设计,包括如何除去抖动,怎样去设计时钟等等
PDF
0B
2019-02-15 20:33
基于verilog数字时钟设计
基于verilog的数字时钟设计
ZIP
0B
2019-04-27 23:33
基于FPGA数字时钟设计
EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL和C语言在FPGA实验板上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒、。总的程序由几个各具不同功能的单元模
DOC
0B
2019-04-27 07:41
基于EDA数字时钟设计
本系统由秒计数器、分钟计数器、小时计数器、整点报时、分的调整以及小时的调整并能显示小时、分钟、秒。采用自顶向下的设计方法,子模块利用VHDL语言设计,顶层文件用原理图的设计方法。显示:小时采用24进制
DOC
0B
2019-05-16 06:22
基于vhdl数字时钟设计
Digital clock design based on vhdl
DOC
0B
2019-06-23 20:16
基于Multisim数字时钟设计
为了提高电子电路实验教学质量,引入了Multisim仿真软件,以增加学生的学习兴趣。利用逻辑电路的设计方法,做了数字时钟的实验,得到了正确的结果。得到的结论:利用Multisim强大的功能对电子电路进
PDF
82KB
2020-10-28 01:35
基于AT89C51单片机数字时钟研究
基于AT89C51单片机数字时钟的研究
PDF
0B
2019-01-11 14:53
基于FPGA数字时钟设计
:在Q-砒.sⅡ开发环境下,用Verilog HDL硬件描述语言设计了一个可以在FPGA芯片上实现的数字 时钟.通过将设计代码下载到FPGA的开发平台Ahera DE2开发板上进行了功能验证.由于数字
PDF
167KB
2020-07-18 14:57
基于VHDL数字时钟设计
随着EDA技术的发展和应用领域的扩大与深入,EDA技术在电子信息、通信、自动控制及计算机应用领域的重要性日益突出.EDA技术就是依赖功能强大的计算机,在EDA工具软件平台上,对以硬件描述语言VHDL为
PDF
0B
2019-12-30 02:12