基于FPGA的并行DDS

上传:Fezl 浏览: 11 推荐: 0 文件:PDF 大小:89.18KB 上传时间:2020-10-28 04:10:52 版权申诉
介绍一种提高直接数字合成器(DDS)系统时钟频率的并行处理方法。给出了一个基于现场可编程门阵列(FPGA)的具有400MHz系统时钟频率DDS电路的实现方法和实验测试结果。采用直接中频输出方式,输出频率范围250MHz~350MHz,频率分辨率6Hz,寄生信号抑制50dB。该DDS电路具有接口简单、使用灵活等优点,可用于雷达、电子战领域的宽带信号产生。
上传资源
用户评论