侦察接收机设计与实现

上传:goldore 浏览: 19 推荐: 0 文件:PDF 大小:232.06KB 上传时间:2020-10-28 05:18:42 版权申诉
摘 要:为了解决电子侦察接收机中同时到达信号的接收问题,从传统的低通滤波器结构出发,给出了一种无盲区高效数字信道化接收模型。信道化之后进行瞬时幅度和相位差提取。通过系统仿真,验证了该信道化模型的正确性;通过搭建信道化接收机的硬件平台并对实际系统测试,验证了瞬时幅度及相位差测试的正确性。 本文介绍的无盲区高效信道化侦察接收机,高速ADC采用NS的模数转换器ADC08D1000,分辨率8 bit,采样速率1 GS/s;采用交叉采样其采样速率可达到2 GS/s;FPGA采用了ALTERA公司StratixII系列EP2S60芯片。数字信道化在FPGA内部实现,信道化后续对瞬时幅度和相位差进行了
上传资源
用户评论