FPGA实现复接与分接系统

上传:87281 浏览: 1 推荐: 0 文件:PDF 大小:203.8KB 上传时间:2020-10-28 06:26:18 版权申诉
FPGA实现复接与分接系统,引言近年来可编程器件的应用日益广泛,使用较多的是现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)。FPGA器件性能优越,使用方便,成本低廉,投资风险小,使用FPGA设计可以完全根据设计者需要开发ASIC芯片,
上传资源
用户评论
相关推荐
技术主要是二次群的帧结构
复接技术,主要是二次群的帧结构复接与分接
PPT
1.07MB
2020-08-20 04:25
数字系统的设计实现
引言 数字通信网中,为扩大传输容量和提高传输效率,常运用数字复接技术,将若干低速码流合并成高速码流,通过高速信道传送。而以往的PDH数字复接系统大多采用模拟电路或传统ASIC设计,电路复杂庞大且受
PDF
169KB
2020-10-27 12:52
基于CPLD的多路数字信号技术实现
数字复接分接技术是数字通信中的一项重要技术。为了提高数字通信系统的信道利用率及准确率,本文提出了一种8路数字信号的复接分接系统设计方案。方案主要采用乒乓操作解决低速数据采集高速输出的数据丢失问题。
PDF
0B
2018-12-25 03:01
利用FPGA实现多路话音数据设备
本文利用FPGA完成了8路同步话音及16路异步数据的复接与分接过程,并且实现了复接前的帧同步捕获和利用DDS对时钟源进行分频得到所需时钟的过程。该设计的控制模块由VHDL语言完成,最后利用Xilinx
PDF
132KB
2020-08-21 16:43
基于FPGA技术实现数字系统的设计方案
基于FPGA技术实现数字复接系统的设计方案、电子技术,开发板制作交流
PDF
127KB
2021-02-09 18:23
语音数据技术
语音数据复接技术,硬件开发技术,FPGA开发
PDF
0B
2019-07-19 14:29
基于FPGA的多路数字信号器的设计
Design of Multi-channel Digital Signal Multiple-connector Based on FPGA
PDF
0B
2019-06-27 23:51
EDA PLD中的同步数字的设计及其FPGA实现
摘要:在简要介绍同步数字复接基本原理的基础上,采用VHDL语言对同步数字复接各组成模块进行了设计,并在ISE集成环境下进行了设计描述、综合、布局布线及时序仿真,取得了正确的设计结果,同时利用中小容量的
PDF
98KB
2020-12-13 04:56
基于FPGA二次群器的实现
本文对二次群的分接处理,提出了一种基于FPGA的方案,介绍了二次群的帧结构,给出了帧头捕获、帧丢失告警、负码速调整等VHDL语言的关键程序。在QUARTUSII软件中编译完成,资源仅占用三十多个LE,
PDF
0B
2020-10-28 06:31
一种宽带器的设计实现
本文首先介绍DVB-C数据广播系统的基本结构,接着详细分析TS复接器在整个系统中的重要性与功能,然后详细说明利用DSP(数字信号处理器)与FPGA(现场可编程门阵列)相结合的一个实现方案,阐明了其中的
PDF
79KB
2020-08-30 03:27
EDA PLD中的基于FPGA的数字系统帧同步器设计实现
摘要:介绍了应用FPGA技术进行帧同步器设计的实现原理、系统框图及设计中需要注意的问题,给出了用VHDL描述的几个模块的源代码。 关键词:数字复接;帧同步器;FPGA在数字通信网中,为了提高传输效率,
PDF
74KB
2020-12-13 00:27
基于FPGA的混合遥测数据技术的研究
在进行多路传输的PCM 遥测系统中,为了节省信道资源, 降低调制解调设备的复杂度, 遥测数据复接系统得到了广泛应用。混合信号处理首先需要进行数字化再交给FPGA并且与之交互。基于FPGA的数字复接系统
PDF
265KB
2020-10-28 06:27
基于FPGA的高速实时回放分级器设计
摘要:利用国际空间数据系统咨询委员会 (CCSDS)在轨系统(AOS)建议,提出了两级复用的方案,设计了一种具有载荷数据存储功能的高速实时/回放分级复接器。该方案采用FPGA技术,对星上载荷输出的数据
PDF
245KB
2021-03-14 20:01
VHDL
这是基于VHDL语言设计的分接器的实现,实现时分多路系统的64路时隙的分接
TXT
0B
2018-12-25 03:01
电力载波通信数字器的设计实现
电力载波通信数字复接器的设计与实现
pdf
115.10 KB
2022-07-01 03:46