PCB技术中的设计PCB时抗静电放电(ESD)的方法

上传:qianbaoyi66250 浏览: 19 推荐: 0 文件:PDF 大小:78.69KB 上传时间:2020-11-26 14:36:11 版权申诉
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。以下是一些常见的防范措施。 *尽可能使用多层PCB,相对于双面PCB而言,地平面和
上传资源
用户评论