EDA/PLD中的EDA中的设计技巧分析

上传:njimjy 浏览: 12 推荐: 0 文件:PDF 大小:35.53KB 上传时间:2020-11-17 20:56:25 版权申诉
(1)在抢答鉴别电路的设计中,A、B、C、D四组抢答,理论上应该有16种可能情况,但实际上由于芯片的反应速度快到一定程度时,两组以上同时抢答成功的可能性非常小,因此我们可设计成只有四种情况,这大大简化了电路的设计复杂性. (2)在计分器电路的设计中,按照一般的设计原则,按一定数进制进行加减即可,但是随着计数数目的增加,要将计数数目分解成十进制并进行译码显示会变得越来越麻烦.因此为了减少译码显示的麻烦,一般是将一个大的进制数分解为数个十进制以内的进制数,计数器串级连接.但随着位数的增加,电路的接口增加,因此本设计采用IF语句从低往高判断是否有进位,以采取相应的操作,既减少了接口,又大大
上传资源
用户评论