用FPGA实现DDS的设计

上传:visible7288 浏览: 6 推荐: 0 文件:PDF 大小:263.7KB 上传时间:2021-04-25 17:26:22 版权申诉
详细讲述了用FPGA实现DDS的方法,包括内部程序的内容,系统地整体结构。相信对于大家会有很大的帮助和启发。
上传资源
用户评论
相关推荐
FPGA实现DDS设计
随着科技的发展,对信号发生器各方面的要求越来越高。传统的信号发生器由于波形精度低、频率稳定性差等缺点,已经不能满足许多实际应用的需要,所以必须研究新的信号发生器以满足实际应用的要求。
PDF
87KB
2020-08-21 15:41
FPGA设计DDS论文
用FPGA设计DDS论文
DOC
0B
2019-01-15 03:15
DDSFPGA实现
基于FPGA的DDS实现,直接数字式频率合成器。一片ROM和一片DAC,再加上地址发生计数器和寄存器即可。
RAR
0B
2018-12-20 11:07
FPGA实现直接数字合成DDS
说明用FPGA实现DDS方法说明用FPGA实现DDS方法说明用FPGA实现DDS方法
PDF
0B
2019-04-30 18:09
FPGADDS
用FPGA做DDS
ZIP
573B
2021-05-01 09:35
基于FPGADDS设计实现
0引言随着现代电子技术的不断发展,在通信系统中往往需要在一定频率范围内提供一系列稳定和准确的...
PDF
403KB
2020-11-18 00:07
fpga实现dds
fpga实现的dds,包括quartus工程,modelsim工程,带modelsim仿真脚本,matlab如何产生mif文件。
rar
0B
2019-05-17 02:20
FPGA实现DDS
基于FPGA开发的DDS原理的直接数字频率合成技术,可以做一个数字信号发生器
PDF
0B
2019-01-11 08:07
dds fpga实现
dds8bitfpga实现verilog
RAR
0B
2019-09-21 16:36
DDS电路FPGA实现
基于FPGA的DDS电路的实现过程。其中有具体的程序代码。使用quartusii设计!
word文档
0B
2019-08-13 16:31
基于FPGADDS实现
1、用QuartusII13.0设计一个基本功能数字钟2、实现基本功能包括:(1)时、分、秒用数码管显示;小时用同步12/24进制;分秒计数器用同步60进制;(2)设置按键功能执行手动校时、校分、校秒
RAR
0B
2019-05-19 11:32
基于DSPBuilderDDS设计及其FPGA实现
直接数字合成器,是采用数字技术的一种新型频率合成技术,他通过控制频率、相位增量的步长,产生各种不同频率的信号。他具有一系列的优点;较高的频率分辨 率;可以实现快速的频率切换;在频率改变时能够保持相位的
DOC
0B
2019-03-08 18:19
FPGADDS设计资料
FPGA 的DDS设计资料,非常有用,也许对你有帮助
RAR
0B
2019-04-15 08:42
基于FPGADDS设计
基于FPGA的DDS设计基于FPGA的DDS设计基于FPGA的DDS设计基于FPGA的DDS设计
DOC
0B
2019-04-28 22:20
基于fpgadds设计
运用quartus的dds技术来实现ask、fsk、psk以及fm
RAR
0B
2019-07-09 18:25