EDA/PLD中的新兴标准助力基于TLM的验证

上传:ershou程序员 浏览: 8 推荐: 0 文件:PDF 大小:308KB 上传时间:2020-11-06 07:22:01 版权申诉
与电子产业的其它领域一样,在设计自动化领域,借助标准化,许多技术和方法学得以被广泛接受。例如,硬件描述语言Verilog的标准化使得RTL综合在80年代中期就开始应用。 在验证领域,使得基于事务的验证方法学被广泛接受的背后推动力是新兴标准。诸如OSCI的TLM(事务级建模)2.0和Accellera的标准协同仿真建模接口(SCE-MI)等标准导致了对事务的兴趣高涨。此外,验证流程目前使用硬件加速和仿真来加速基于事务的验证。 为什么要使用事务? Cadence Design Systems系统设计和验证产品管理部门总监Ran Avinun表示,在系统设计建模时,通常要实现三个目
上传资源
用户评论
相关推荐
新兴标准助力基于TLM验证
与电子产业的其它领域一样,在设计自动化领域,借助标准化,许多技术和方法学得以被广泛接受。例如,硬件描述语言Verilog的标准化使得RTL综合在80年代中期就开始应用。 在验证领域,使得基于事务的
PDF
429KB
2021-02-25 18:10
EDA PLD基于VHDL语言IP核验证
引言 在IC(integrated circuit.集成电路)发展到超大规模阶段的今天,基于IP(Intellectual Property,知识产权)核的IC设计及其再利用是保证SoC(
PDF
104KB
2020-12-13 06:04
EDA PLD基于FPGANoC验证平台构建
半导体工艺技术进入深亚微米时代后,基于总线系统芯片SoC(Svstem on Chip)的体系结构在物理设计、通信带宽以及功耗等方面无法满足未来多IP体系发展的需求。片上网络NoC(Netwotlk
PDF
244KB
2020-11-09 01:01
EDA PLD基于VHDL语言IP核验证设计
引言 代码纯化.指在代码设计中及完成后进行自定义的、IEEE标准的、设计重用的、可综合性和可测试性等方面的规则检查; 代码覆盖率分析.研究仿真中的测试矢量是否足够; 设计性能和面积分析.在
PDF
103KB
2020-11-17 17:11
EDA PLD利用基于SystemC TLM方法学进行IP开发和FPGA建模
随着系统级芯片技术的出现,设计规模正变得越来越大,因而变得非常复杂,同时上市时间也变得更加苛刻。通常RTL已经不足以担当这一新的角色。上述这些因素正驱使设计师开发新的方法学,用于复杂IP(硬件和软件)
PDF
263KB
2020-11-10 13:37
EDA PLD基于e语言验证自动化系统
验证技术的发展 在目前的集成电路设计中,芯片的规模和复杂程度正呈指数增加,为保证所设计芯片功能的正确性,需要花费比以往更多的时间和人力,困难度大幅增加。而且,目前的功能验证能力已经远远落后
PDF
146KB
2020-12-13 06:33
EDA PLD再读标准IO读函数
作者:王姗姗,华清远见嵌入式学院讲师。 在标准IO中,对于文件的读写无非三种方式: (1) 每次一个字符的I / O。 (2) 每次一行的I / O。 (3) 直接I / O。 似
PDF
53KB
2020-11-10 18:50
EDA PLDAgilent推出GENESYS EDA软件套件助力RF设计
安捷伦科技(Agilent Technologies)发表四款售价低于1万美金的GENESYS电子设计自动化(EDA)软件配置,其主要诉求为经济的RF电路与系统设计。这些新的软件套件提供线性、非线性和
PDF
46KB
2020-11-21 14:45
EDA PLD基于高端FPGAIC验证平台PI分析
1 引言 大多数非FPGA类型的、高密度IC(如CPU)对去耦电容都有非常明确的要求。由于这些器件仅为执行特定的任务而设计,所以其电源电流需求是固定的,仅在一定范围内有所波动。然而,FPGA不具备
PDF
100KB
2020-12-07 00:27
EDA PLDEDA时序图
时序图用图形的方式来表示一个设计实体的输入信号和输出信号之间的时序关系,它应描述各种输入信号可能出现的各种情形以及对应的输出信号所处的状态。从时序图上,我们可以看出各输入信号的种类,作用的先后,上升或
PDF
30KB
2020-11-17 23:56
EDA PLDEDA进程模型
在VHDL的设计中,对于一个系统中的多个模块,我们也可以不采用实体互连的方法进行设计,而是通过进程的互连构成一个整体。所谓 SA进程,就是对数字器件的功能和延时进行建模的设计实体。器件与进程的对应关系
PDF
49KB
2020-11-17 20:22
EDA PLDEDA模块模型
在VHDL的设计中,最常用的方法就是将数字系统的整体逐步分解为各个子系统和模块,若子系统规模较大,则还需将子系统进一步分解为更小的子系统和模块,层层分解,直至整个系统中各子系统关系合理,并便于逻辑电路
PDF
45KB
2020-11-17 22:11
EDA PLDEDA原理框图
原理框图就是通过一个设计实体内部各个组成部件的互连来描述系统的内部组成及其相互之间的关系的一种图形表示模型。根据其描述的抽象层次,原理框图有门级、寄存器级、芯片级、系统级原理框图等几种。如图是门级、寄
PDF
57KB
2020-11-17 21:09
EDA PLDELD
目前,电力行业设计院和其它化工、石油等行业设计院一样,普遍存在以下问题: 1. 工程项目数量较多,人力资源比较紧张 2. 手工处理工作效率低下,例如:工艺条件条件的变更对各类成品的影响,插页、删页
PDF
49KB
2020-11-29 04:37
EDA PLDASIC设计验证工具选择实例
前言 伴随着工艺技术水平的提高,当前ASIC设计规模和设计复杂度也不断的提高。合理的选择验证工具在ASIC设计过程中起了关键作用。下面就结合实际的项目开发,对比验证工具的特点,帮助大家更好
PDF
250KB
2020-12-12 07:13